移動体通信機器の市場動向としては,PDA(Personal Digital Assistants)と一体化した多機能化,また機器の小型化,軽量化がいっそう進んできている。これに伴いそれら移動体通信機器を構成する半導体集積回路においては低消費電流化,高集積化,小型化が求められている。当社でもそれら市場ニーズに応えるため完全空乏型SOI(Silicon on Insulator)プロセス技術の開発を進めてきた。
 今回,当社のSOIプロセス技術の低消費電流,高速動作の特長を生かしPDC(Personal Digital Cellular)用PLL周波数シンセサイザを開発した。最高動作周波数1.2GHzを実現し,PDC使用時消費電流2.8mA,内部回路動作電圧1.5Vの低電圧動作を実現した。

 Trends in the mobile communications market are driven by the needs of more function (i.e. integrated PDA/phone), smaller size and less weight.
 Therefore, LSI's with low current consumption, large integration and small packaging are required for mobile communication equipments. Sharp has developed a new fully depleted CMOS/SOI process technology for low-voltage, low-power applications.
 A low-power (2.8mA), low-voltage (1.5V) PLL frequency synthesizer with maximum operating frequency of 1.2GHz for PDC applications is fabricated, utilizing newly developed SOI device technology which enables low current consumption and high speed operation.




前ページ 次ページ
 
ホーム > シャープについて > 技術情報 > Technical Journal > No.3 > 記事
サイトポリシー COPYRIGHT